с 9:00 до 19:00
Каталог

Схемотехника

Артикул: 00-01014764
в желания В наличии
Автор: Парфенкин А.И., Белов О.А.
Издательство: МОРКНИГА (все книги издательства)
Место издания: Москва
Серия: Учебное пособие, учебник для вузов рыбопромыслового флота (Все книги серии)
ISBN: 978-5-908080-20-0
Тираж: 1000 экз.
Год: 2017
Формат: 60х84/16
Переплет: Твердая обложка
Страниц: 367
Вес: 592 г
990 P
-
+
С этим товаром покупают

Учебное пособие предназначено для курсантов и студентов специальности 25.05.03 «Техническая эксплуатация транспортного радиооборудования».
В пособии рассмотрены принципы построения схем аналоговых и импульсных электронных устройств, схем источников вторичного электропитания, а также устройств цифровой электроники.
Учебное пособие составлено в соответствии с требованиями к освоению основной образовательной программы по специальности 25.05.03 «Техническая эксплуатация транспортного радиооборудования» федерального государственного образовательного стандарта и направлено на достижение общепрофессиональных компетенций, компетенций в эксплуатационно-технологической и сервисной деятельности в области радиооборудования. Задачами учебного пособия являются формирование у обучаемых способности и готовности к самостоятельному обучению, к самостоятельной работе, в том числе в сфере проведения научных исследований, а также развитие навыков по расчёту элементов радиотехнических устройств, поиску неисправностей, выполнению монтажа и настройки радиоэлектронных устройств.

Оглавление
Введение
Глава 1. Усилители электрических сигналов
1.1. Классификация и основные параметры усилителей электрических сигналов
1.1.1. Классификация усилителей электрических сигналов
1.1.2. Структурная схема и основные параметры (характеристики) усилителей электрических сигналов
1.2. Основные положения теории обратной связи применительно к усилителям
1.3. Статический режим работы усилительных каскадов
1.3.1. Выбор рабочей точки (0) на семействе его входных и выходных характеристик
1.3.2. Расчёт цепей смещения усилительных каскадов на биполярных транзисторах
1.3.3. Методы стабилизации положения рабочей точки (0)
1.3.4. Способы термостабилизации усилителей на биполярных транзисторах
1.3.5. Способы термостабилизации усилителей на полевых транзисторах
1.4. Усилительный каскад на биполярном транзисторе с общим эмиттером
1.4.1. Основные параметры усилителя с ОЭ
1.5. Усилительный каскад на биполярном транзисторе с общей базой (ОБ)
1.5.1. Основные параметры усилителя с ОБ
1.4. Усилительный каскад на биполярном транзисторе с общим коллектором (ОК)
1.4. Основные параметры усилителя с ОК
1.4. Сложные эмиттерные повторители
1.4. Дифференциальные усилительные каскады
1.4. Усилительные каскады с динамической нагрузкой
1.4. Усилительные каскады с каскодным включением транзисторов
1.4. Усилительные каскады с трансформаторной связью
1.4. Мощные усилительные каскады
1.4. Каскад с ОБ, трансформаторным входом и трансформаторным выходом
1.4. Мощные выходные каскады с ОЭ
1.4. Двухтактные выходные каскады
1.4. Бестрансформаторные мощные выходные каскады
1.4. Операционные усилители
1.4. Основные параметры, особенности построения и функционирования операционных усилителей
1.4. Структурная схема операционного усилителя
1.4. Частотные свойства операционных усилителей (ОУ)
Контрольные вопросы
Глава 2. Схемы выпрямления и основные соотношения при работе выпрямителя на активную нагрузку
1.1.3. Классификация выпрямительных схем и их параметры
1.5. Однополупериодная схема выпрямления
1.6. Двухполупериодная схема с нулевым выводом
1.7. Однофазная мостовая схема
1.8. Трёхфазная схема с нулевым выводом
1.9. Трёхфазная мостовая схема
Контрольные вопросы
Глава 3. Цифровые электронные устройства
1.1.4. Транзисторные ключи
1.3.6. Ключевой режим работы биполярного транзистора
1.3.7. Транзисторный ключ с внешним смещением
1.1.5. Элементы логических схем
1.4.2. Логическое сложение (дизъюнктор, схема «ИЛИ»)
1.4.3. Логическое отрицание (схема «НЕ»)
1.4.4. Логическое умножение (конъюнктор, схема «И»)
1.4.5. Универсальный логический элемент «ИЛИ -НЕ»
1.4.6. Универсальный логический элемент «И - НЕ»
1.1.6. Логические функции
3.3.1. Основные тождества и теоремы алгебры логики
3.3.2. Аналитическая форма записи логической функции в СДНФ и СКНФ
3.3.3. Минимизация логических устройств
3.3.4. Минимизация логических устройств с помощью метода карт Карно
1.1.7. Назначение и классификация триггерных устройств
3.4.1. Триггеры на интегральных схемах
1.10. Асинхронный статический RS-триггер с прямыми входами
1.11. Асинхронный статический RS-триггер с инверсными входами
1.12. Синхронный статический RS-триггер с прямыми входами
1.13. Синхронный статический RS-триггер с инверсными входами
1.14. Синхронный RS-триггер с динамическим управлением по заднему фронту синхроим пульса (в схеме исполнения со сложной входной логикой)
1.15. Синхронный RS-триггер с динамическим управлением по переднему фронту синхроим пульса (в схеме исполнения со сложной входной логикой)
1.16. Двухступенчатый RS-триггер с динамическим управлением по заднему фронту синхроимпульса (в схеме исполнения «мастер- помощник»)
1.17. Триггер D-типа
1.18. D-триггер с динамическим управлением
1.19. Двухступенчатые D-триггеры
1.20. Двухступенчатый синхронный 3J - 3K -RS-триггер
1.21. Т-триггеры
1.1.8. Счётчики
1.3.8. Основные параметры и классификация счётчиков
1.3.9. Двоичные суммирующие счетчики
1.3.10. Вычитающий двоичный счётчик с последовательным переносом
1.22. Счётчики с параллельным переносом
1.1.9. Регистры
1.3.11. Параллельный регистр
1.3.12. Последовательный регистр
1.3.13. Интегральные микросхемы регистров. Микросхема К156ИР1
1.3.13. Сумматоры
1.3.13. Двоичный полусумматор
1.3.13. Одноразрядный сумматор
1.3.13. Многоразрядный сумматор параллельного действия
1.3.13. Многоразрядный сумматор последова¬тельного действия
1.3.13. Интегральные микросхемы сумматоров
1.3.13. Сумматоры с параллельным переносом
1.3.13. Шифраторы и дешифраторы
1.3.13. Дешифраторы
1.3.13. Интегральные микросхемы дешифраторов
1.3.13. Шифратор без приоритета
1.3.13. Шифраторы с приоритетом
1.3.13. Коммутаторы (мультиплексоры и демультиплексоры)
1.3.13. Мультиплексоры
1.3.13. Интегральные микросхемы мультиплексоров
1.3.13. Демультиплексоры
1.3.13. Демультиплексор в интегральном исполнении
1.3.13. Запоминающие устройства (ЗУ)
1.3.13. Постоянные запоминающие устройства (ПЗУ)
1.3.13. Полупроводниковые ОЗУ
1.3.13. Статические ОЗУ (SRAM)
1.3.13. Реальная микросхема статической памяти
1.3.13. Динамические ОЗУ (DRAM)
1.3.13. Увеличение длины слов данных и ёмкости памяти
Контрольные вопросы
Заключение
Сокращения
Список используемой литературы

Здесь Вы можете оставить свой отзыв

Чтобы оставить отзыв на товар Вам необходимо войти или зарегистрироваться